Организация вычислительных систем



         

Кэш-память - часть 5


В таком случае среднее время доступа можно оценить следующим образом:

Tср = (Thit x Rhit) + (Tmiss x (1 Rhit))

где Thit - время доступа к кэш-памяти в случае попадания (включает время на идентификацию промаха или попадания), Tmiss - время, необходимое на загрузку блока из основной памяти в строку кэша в случае кэш-промаха и последующую доставку запрошенных данных в процессор, Rhit - частота попаданий.

Очевидно, что чем ближе значение Rhit к 1, тем ближе значение Tср к Thit. Частота попаданий определяется в основном архитектурой кэш-памяти и ее объемом. Влияние наличия и отсутствия кэш-памяти и ее объема на рост производительности ЦП показано в табл. 9.3.

Таблица 9.3. Размер и эффективность кэш-памяти

Размер кэш-памятиЧастота попаданий, %Рост производительности, %
Нет кэш-памяти, DRAM с 2 TW-0
16 Кб8135
32 Кб8638
64 Кб8839
128 Кб8939
Нет кэш-памяти, SRAM без TW-47




Содержание  Назад  Вперед